
Nazýva sa "Polarfire SOC", "architektúra prináša real-time deterministické asymetrické multiprocesné schopnosť linuxových platforiem v multi-jadre koherentné CPU CLUSTER", podľa firmy, ktorý pracoval s RISC-V Specialist Sifíve na vytvorenie zariadení.
Prevádzka v reálnom čase je zahrnutá pre kritickú bezpečnosť, riadenie systému a dôveryhodné realizačné prostredie.
Je dosiahnutý vypnutím prediktorov CPU prediktorov, konverziu vyrovnávacej pamäte úrovne 1 na pevne integrovanú pamäť, čím sa zabezpečí, že všetky jadrá sú koherentné na podsystém pamäte a zdieľanie koherentnej pamäte pre prechádzanie správ.
Štyri jadrá spúšťajú sadu výučby RV64GC. Na monitorovanie tých, je tu piate 64bit RISC-V, tento čas vykonávanie nastaveného návodu RV64IMAC. Všetkých päť môže pracovať koherentne.
Z existujúceho Polarfire FPGAS sú verzie RISC-V zdedia bezpečnostné funkcie vrátane: DPA-rezistentné bit-stream programovania, anti-tamper, kryptografické viazané zabezpečenie dodávateľského reťazca, fyzicky neklasovateľná funkcia, skutočný generátor náhodných čísel a Krypto-kopracesor odolný voči kanálom.
Okrem toho podľa mikročipov budú spracovatelia bezpečné boot (128kbyte blesk), ochrana fyzického pamäte a na všetkých spomienkach: jednorazová korekcia chýb a dvojitá detekcia chýb. Firma tiež tvrdí, že by ste sa hodnotili od imunity.
Pred tým, ako je k dispozícii čipy MPFS-Dev-Kit.
Pre existujúce Polarfire FPGAS má Microchip 'Mi-V' 32bit RISC-V mäkké jadrá, ktoré vykonávajú RV32I (Integer) Inštrukčný súbor, niektoré s 'M' (Miltiply / Divide), 'A' (atómové inštrukcie) alebo 'F' (single-presné plávajúce miesto) rozšírenia.
Mikrochip prezentovaný na 'Začíname s RISC-V' Seminára v Londýne minulý týždeň.