
נקרא "Polarfire Soc", "הארכיטקטורה מביאה בזמן אמת זמן א-סימנטיסטי א-סימטרי רשלתיות פלטפורמות לינוקס באשכול מעבד קוהרנטי רב-ליבה", על פי המשרד, שעבד עם מומחה RISC-V כדי ליצור את המכשירים.
הפעולה בזמן אמת נכללת לביטחון קריטי, בקרת מערכת וסביבות ביצוע מהימן.
היא מושגת על ידי כיבוי מנבאים סניף המעבד, המרת מטמון של רמה 1 לזיכרון משולב היטב, הבטחת כל הליבות הן קוהרנטיות לתת-המערכת הזיכרון ולשתף זיכרון קוהרנטי להעברת הודעה.
ארבע ליבות לבצע את הגדרת ההוראה RV64GC. כדי לפקח על אלה, יש 64bit החמישית RISC-V, הפעם בביצוע הגדרת ההוראה RV64Imac. כל חמש יכול לפעול בצורה קוהרנטית.
מ Folarfire הקיים FPGAs, גרסאות RISC-V הם יורשים פונקציות אבטחה, כולל: DPA עמיד בזרם סיביות תכנות, אנטי טמפר, אבטחת אספקה קריפטוגרפי, ערוץ עמיד Crypto-Coprocessor.
בנוסף על פי MICROCHIP המעבדים יהיו אתחול מאובטח (128kbyte Boot Flash), הגנה על זיכרון פיזי, ועל כל הזיכרונות: תיקון שגיאות סיביות חד פעמיים זיהוי שגיאה. המשרד טוען גם את רוח הרפוח והחסינות.
לפני השבבים להיות זמין, Antmicro של Rimode קוד פתוח לבנות- Debug-בדיקה מסגרת תוכנה ניתן להשתמש ו microchip יצרה "HiFive Unleashed מועצת הרחבה" לרוץ לצד HiFive 'overleashed לוח הפיתוח' - Microchip יש dubbed שני לוחות יחד: MPFS-Dev-Kit.
עבור הקיים Polarfire FPGAs, MICROCHIP יש 'MI-V' 32bit RISC-V ליבות המבצעות את ההוראה RV32I (מספר שלם), חלק עם 'M' (Miltiply / Divide), 'א' (אטומי הדרכה) או 'F' (דיוק יחיד נקודה צפה) הרחבות.
Microchip הציג ב 'מתחיל עם סמינר RISC-V' בלונדון בשבוע שעבר.