Kies uw land of regio.

EnglishFrançaispolskiSlovenija한국의DeutschSvenskaSlovenskáMagyarországItaliaहिंदीрусскийTiếng ViệtSuomiespañolKongeriketPortuguêsภาษาไทยБългарски езикromânescČeštinaGaeilgeעִבְרִיתالعربيةPilipinoDanskMelayuIndonesiaHrvatskaفارسیNederland繁体中文Türk diliΕλλάδαRepublika e ShqipërisëአማርኛAzərbaycanEesti VabariikEuskeraБеларусьíslenskaBosnaAfrikaansIsiXhosaisiZuluCambodiaსაქართველოҚазақшаAyitiHausaКыргыз тилиGalegoCatalàCorsaKurdîLatviešuພາສາລາວlietuviųLëtzebuergeschmalaɡasʲМакедонскиMaoriМонголулсবাংলা ভাষারမြန်မာनेपालीپښتوChicheŵaCрпскиSesothoසිංහලKiswahiliТоҷикӣاردوУкраїна

RISC-V DAG: Microchip voegt RISC-V HARD IP toe aan Polarfire FPGA's

Microchip-PolarFire-Risc-V-FPGA

'Polarfire Soc' genoemd, de 'Architectuur brengt real-time deterministische asymmetrische multiprocessing-mogelijkheid tot Linux-platforms in een multi-core coherente CPU-cluster ", volgens het bedrijf, dat werkte met RISC-V-specialistische sifive om de apparaten te maken.

Real-time operatie is inbegrepen voor veiligheidskritieke, systeemcontrole en vertrouwde uitvoeringsomgevingen.


Het wordt bereikt door het uitschakelen van de CPU-filiaalvoorspellers, het converteren van niveau 1-cache naar strak geïntegreerd geheugen, waardoor alle kernen coherent zijn aan het geheugensubsysteem en het delen van een coherent geheugen voor het doorgeven van een bericht.



De vier kernen voeren de RV64GC-instructieset uit. Om die te bewaken, is er een vijfde 64bit RISC-V, deze keer het uitvoeren van de RV64IMAC-instructieset. Alle vijf kunnen coherent werken.

Van de bestaande Polarfire FPGA's zijn RISC-V-versies ervende beveiligingsfuncties, waaronder: DPA-resistente bit-stream programmering, anti-sabotage, een cryptografische gebonden supply chain assurance, een fysiek niet-cloneerbare functie, een echte willekeurige generator en een zijde Kanaalbestendige Crypto-Coprocessor.

Bovendien, volgens Microchip hebben de processors veilige boot (128kbyte opstartflitser), fysieke geheugenbescherming en, op alle herinneringen: single-bit foutcorrectie en dubbele bit-foutdetectie. Het bedrijf beweert ook spook- en meltdown-immuniteit.

Voorafgaand aan de cips die beschikbaar zijn, kan AntMicro's Renode Open-Source Build-Debug-Test Framework-software worden gebruikt en heeft Microchip 'HiFive Unleashed Expansion Board' gecreëerd om langs de 'Unleashed Development Board' - Microchip samen te rennen, de twee boards samen te keren: MPFS-Dev-Kit.

Voor bestaande Polarfire FPGA's heeft Microchip 'MI-V' 32bit RISC-V zachte kernen die de RV32I (integer) -instructieset uitvoert, sommige met 'M' (Miltiply / Divide), 'A' (Atomic Instructie) of 'F' (Single-Precision Floating Point) extensies.

Microchip presenteerde in de 'Aan de slag met Risc-V' seminar in Londen vorige week.