Wybierz swój kraj lub region.

EnglishFrançaispolskiSlovenija한국의DeutschSvenskaSlovenskáMagyarországItaliaहिंदीрусскийTiếng ViệtSuomiespañolKongeriketPortuguêsภาษาไทยБългарски езикromânescČeštinaGaeilgeעִבְרִיתالعربيةPilipinoDanskMelayuIndonesiaHrvatskaفارسیNederland繁体中文Türk diliΕλλάδαRepublika e ShqipërisëአማርኛAzərbaycanEesti VabariikEuskeraБеларусьíslenskaBosnaAfrikaansIsiXhosaisiZuluCambodiaსაქართველოҚазақшаAyitiHausaКыргыз тилиGalegoCatalàCorsaKurdîLatviešuພາສາລາວlietuviųLëtzebuergeschmalaɡasʲМакедонскиMaoriМонголулсবাংলা ভাষারမြန်မာनेपालीپښتوChicheŵaCрпскиSesothoසිංහලKiswahiliТоҷикӣاردوУкраїна

RISC-V DZIEŃ: Microchip dodaje twarde IP RISC-V do Polarfire FPGA

Microchip-PolarFire-Risc-V-FPGA

Nazywany "Polarfire Soc", "Architektura przynosi deterministyczne w czasie rzeczywistym deterministyczne asymetryczne multiprocessing na platformie Linux w wielordzeniowym spójnym klastrze procesora", zgodnie z firmą, która działała z specjalistą RISC-V, aby utworzyć urządzenia.

Operacja w czasie rzeczywistym jest dołączona do bezpieczeństwa krytycznego, kontroli systemu i zaufanych środowisk wykonawczych.


Osiąga się ono wyłączanie predyktorów oddziałów procesora, konwertowanie pamięci podręcznej poziomu 1 do szczelnie zintegrowanej pamięci, zapewniając wszystkie rdzenia są spójne do podsystemu pamięci i udostępnianie spójnej pamięci do przechodzenia wiadomości.



Cztery rdzenie wykonują zestaw instrukcji RV64GC. Aby monitorować te, jest piąta 64-bit RISC-V, tym razem wykonuje zestaw instrukcji RV64IMAC. Wszystkie pięć może działać spójnie.

Z istniejącego Polarfire FPGA, wersje RISC-V są dziedziczenie funkcji zabezpieczeń, w tym: programowanie bit-strumieniowe odporne na DPA, Anti-Sabotaż, Assurance Cryptographical Bound Sound Assurance, Funkcja fizycznie Klonująca, prawdziwa generator liczby losowej i bok- Odporny na kanał Crypto-Coprocessor.

Ponadto zgodnie z mikrochip procesory będą miały bezpieczny rozruch (128KBYTE Boot Flash), ochrona pamięci fizycznej, a we wszystkich wspomnień: jednorazowa korekcja błędów i dwukrotne wykrywanie błędów. Firma twierdzi również, że immunitet widma i topnienia.

Przed dostępnym frytkami można stosować oprogramowanie ramowe Renode Renode Renode Renode Open-Source Source i Microchip stworzył "Hifive Unleashed Expansion Board", aby uruchomić obok "uwolnionej tablicy rozwoju rozwoju" - Microchip ma ze sobą dwie płyty: MPFS-DEV-KIT.

W przypadku istniejących Polarfire FPGA, mikrochip ma "MI-V" 32bit RISC-V miękkie rdzenie, które wykonują zestaw instrukcji RV32I (Integer), niektóre z "M" (Miltiply / Podziel), "A" (instrukcja atomowa) lub "F" (Jednoosobowe precyzyjne punkty) rozszerzenia.

Microchip przedstawiony na stronie "Pierwsze kroki z seminarium Risc-V w Londynie w zeszłym tygodniu.