
Es diu "Polarfire Soc", l'arquitectura aporta la capacitat de multiprocessament asimètric determinista en temps real a plataformes Linux en un clúster de CPU coherent multi-nucli ", que va treballar amb Sifive especialista RISC-V per crear els dispositius.
L'operació en temps real s'inclou per a entorns d'execució de la seguretat, control del sistema i de confiança.
S'aconsegueix desactivant els predictors de la sucursal de la CPU, convertint la memòria cau de nivell 1 a la memòria estretament integrada, assegurant que tots els nuclis siguin coherents al subsistema de memòria i compartint una memòria coherent per al pas de missatges.
Els quatre nuclis executen el conjunt d'instruccions RV64GC. Per supervisar-los, hi ha un cinquè 64 bit RISC-V, aquesta vegada executant el conjunt d'instruccions RV64IMAC. Els cinc poden operar de manera coherent.
A partir de les versions de RISC-V existents, les versions de RISC-V són les funcions de seguretat heredàries que inclouen la programació de bit de bits resistent a la DPA, antidasperament, una garantia de cadena de subministrament de subministrament de lligams criptogràfics, una funció físicament clonable, un veritable generador de números aleatoris i un costat Channel Resistent Crypto-Coprocessor.
A més, segons Microchip, els processadors tindran un arrencada segura (Flash d'arrencada de 128 kbyte), protecció de memòria física i, en tots els records: correcció d'errors de bits i detecció d'errors de doble bit. La firma també reclama l'espectre i la immunitat de la fusió.
Abans de les fitxes disponibles, es pot utilitzar el programari Marc de Debug-Test de Debug-Test de renovació d'AntmiCRO i Microchip ha creat "Hifive Unleashed Consell d'expansió" per executar-se al costat de "Tauler de desenvolupament deslletat" de Hifive - Microchip ha doblat les dues taules juntes: Mpfs-dev-kit.
Per als fpgas de Polarfire existents, Microchip ha "Mi-V" RISC-V nuclis de RISC-V que executen el conjunt d'instruccions RV32I (enter), alguns amb "M" (MILTIPLE / DIVIDE), 'A' (instrucció atòmica) o 'f' Extensions (punt flotant d'una sola precisió).
Microchip va presentar al seminari "començar amb Risc-V" a Londres la setmana passada.