
Disebut 'Polarfire Soc', "Arsitektur menghadirkan kemampuan multiproses asimetris determetris real-time ke platform Linux dalam cluster CPU multi-inti", menurut perusahaan, yang bekerja dengan Sifat Spesialis RISC-V untuk membuat perangkat.
Operasi real-time disertakan untuk keselamatan-kritis, kontrol sistem, dan lingkungan eksekusi tepercaya.
Hal ini dicapai dengan mematikan prediktor cabang CPU, mengonversi cache level 1 untuk memori terintegrasi ketat, memastikan semua core yang koheren terhadap subsistem memori dan berbagi memori yang koheren untuk lewat pesan.
Keempat inti melaksanakan set instruksi RV64GC. Untuk memantau mereka, ada RISC-V kelima 64bit, kali ini melaksanakan set instruksi RV64MAC. Ketua dapat beroperasi secara koheren.
Dari FPGA Polarfire yang ada, versi RISC-V mewarisi fungsi keamanan termasuk: pemrograman bit-stream yang tahan DPA, anti-tamper, jaminan rantai pasokan yang terikat kriptografis, fungsi fisik yang tidak diklonasikan, generator angka acak yang sebenarnya dan sisi- Crypto-coprocessor tahan saluran.
Selain itu menurut microchip, prosesor akan memiliki boot aman (128Kbyte boot flash), perlindungan memori fisik dan, pada semua ingatan: koreksi kesalahan bit tunggal dan deteksi kesalahan ganda. Perusahaan ini juga mengklaim imunitas momok dan kehancuran.
Sebelum chip tersedia, perangkat lunak kerangka kerja build-debug build-debug yang direnovasi oleh Antmicro dapat digunakan dan microchip telah menciptakan 'dewan ekspansi unsek' hifive 'untuk dijalankan bersama' Dewan Pengembangan Unleashed 'HIFIVE - Microchip telah menyatukan dua dewan: Mpfs-dev-kit.
Untuk FPGA Polarfire yang ada, Microchip memiliki inti lunak 'Mi-V' 32bit RISC-V lunak yang melaksanakan set instruksi RV32i (integer), beberapa dengan 'M' (Miltiply / Divide), 'A' (Instruksi Atom) atau 'F' (Titik terapung presisi tunggal) ekstensi.
Microchip disajikan di 'Memulai dengan Seminar RISC-V' di London minggu lalu.